MULTIsync IP核是一个多协议冗余时间同步核,可提供亚微秒的时间同步,从而为每种情况提供最大的灵活性。它能够使用IEEE 1588-2008(PTPv2)和IRIG-B时间同步协议提供时间同步。
MULTIsync IP核支持以下同步输入源:
- PTP:以太网。输入端的PTP从站
- IRIG-B:符合IRIG-B的信号。输入端的IRIG-B从站
- 自由运行计时器:数字输入
MULTIsync IP Core支持以下同步输出选项:
- PTP:以太网。输出端上的PTP主站
- IRIG-B:符合IRIG-B的信号。输出端上的IRIG-B从站
- 自由运行计时器:数字输出
这种多功能性使MULTI同步的不同使用案例能够相互补充:
- 它可以提供时间同步冗余,从而可以将IP同时连接到PTP网络和IRIG-B主站。用户可以在三个可用时间(PTP、IRIG-B、自由运行的计时器)中选择一个时间源
- 当IP与选定的主站同步时,它可以充当PRIG到IRIG-B或IRIG-B到PTP的桥
- 它可以充当PTP或IRIG-B大师
MULTI同步 可在SoC-E HSR-PRP交换机、TSN交换机、非网管以太网交换机或网管以太网交换机 的IP核组合中用于引入以太网流量交换功能或HSR和PRP冗余。
以下Xilinx FPGA系列支持MULTI同步:
- 6系列(Spartan,Virtex)
- 7系列(Zynq,Spartan,Artix,Kintex,Virtex)
- Ultrascale(Kintex,Virtex)
- Ultrascale +(Zynq MPSoC,Kintex,Virtex)
|